{"id":498,"date":"2017-10-06T09:14:10","date_gmt":"2017-10-06T07:14:10","guid":{"rendered":"https:\/\/www.hsu-hh.de\/ti\/?page_id=498"},"modified":"2017-11-09T14:20:34","modified_gmt":"2017-11-09T13:20:34","slug":"masterstudiengaenge","status":"publish","type":"page","link":"https:\/\/www.hsu-hh.de\/ti\/masterstudiengaenge","title":{"rendered":"Lehrangebot im Bereich der Masterstudieng\u00e4nge"},"content":{"rendered":"<h3>Software Engineering&#8220; class=&#8220;out<\/h3>\n<p><strong>Dozent:<\/strong> Prof. <abbr title=\"Doktor\">Dr.<\/abbr> phil. nat. Bernd Klauer<\/p>\n<p><strong>Studiengang:<\/strong> Masterstudieng\u00e4nge der Elektrotechnik<\/p>\n<p>Mit der steigenden Komplexit\u00e4t von Software-Systemen bereits Ende der 60-er Jahre des vergangenen Jahrhunderts hat sich das Software Engineering als Lehr- und Forschungsgebiet der Informatik etabliert. Ziel ist die Entwicklung von Konstruktionsprinzipien f\u00fcr Software die zu wiederholbar sicher und effizient ablaufenden Softwareprodukten f\u00fchrt.<\/p>\n<p><strong>Inhalt\/Beschreibung:<\/strong><\/p>\n<ul>\n<li>Prozessmodelle allgemein<\/li>\n<li>Projektplanung allgemein, Zeit, Personal, Kosten<\/li>\n<li>Agile Methoden<\/li>\n<li>Werkzeuge zur Unterst\u00fctzung des Software Engineerings<\/li>\n<li>Qualit\u00e4tsmanagement<\/li>\n<li>Dokumentation<\/li>\n<li>Objektorientierung in Programmiersprachen<\/li>\n<li>Test<\/li>\n<\/ul>\n<h3>Rechnernetzwerke<\/h3>\n<p><strong>Dozent:<\/strong> <abbr title=\"Universit\u00e4tsprofessor\">Univ.-Prof.<\/abbr> <abbr title=\"Doktor\">Dr.<\/abbr> Bernd Klauer<\/p>\n<p><strong>Studiengang:<\/strong> Masterstudieng\u00e4nge <abbr title=\"Elektrotechnik\">ET<\/abbr>\/ <abbr title=\"Wirtschaftsingenieurwesen\">WI<\/abbr><\/p>\n<p><strong>Inhalt\/Beschreibung:<\/strong><\/p>\n<ul>\n<li>Netzwerktheorie<\/li>\n<li>Netzwerk Organisation<\/li>\n<li>Netzwerk Programmierung<\/li>\n<li><abbr title=\"International Standards Organization\">ISO<\/abbr>\/OSI Referenzmodell<\/li>\n<li>IPv4<\/li>\n<\/ul>\n<h3>Betriebssysteme<\/h3>\n<p><strong>Dozent:<\/strong> Prof. <abbr title=\"Doktor\">Dr.<\/abbr> Bernd Klauer<\/p>\n<p><strong>Studiengang:<\/strong> Masterstudieng\u00e4nge <abbr title=\"Elektrotechnik\">ET<\/abbr><\/p>\n<p><strong>Inhalt\/Beschreibung:<\/strong><\/p>\n<ul>\n<li>Grundlagen<\/li>\n<li>Prozesse<\/li>\n<li>Prozesskommunikation<\/li>\n<li>Threads<\/li>\n<li>Synchronisation<\/li>\n<li>Deadlocks<\/li>\n<li>Scheduling<\/li>\n<li>Speicherverwaltung<\/li>\n<li>Dateisysteme<\/li>\n<li>Ger\u00e4teverwaltung<\/li>\n<\/ul>\n<h3>Parallele Programmierung<\/h3>\n<p><strong>Dozent:<\/strong> Prof. <abbr title=\"Doktor\">Dr.<\/abbr> Bernd Klauer<\/p>\n<p><strong>Studiengang:<\/strong> Masterstudieng\u00e4nge <abbr title=\"Elektrotechnik\">ET<\/abbr>\/ <abbr title=\"Wirtschaftsingenieurwesen\">WI<\/abbr><\/p>\n<p><strong>Inhalt\/Beschreibung:<\/strong><\/p>\n<p>Zur Erschlie\u00dfung der Rechenleistung von Mehrkern- oder Mehrprozessorsystemen gen\u00fcgt die sequenzielle Programmierung, wie sie im Modul Informatik f\u00fcr Ingenieure A, Teil I vermittelt wird, nicht mehr. Zur effizienten Nutzung paralleler Rechentechnik sind Programmiertechniken notwendig, die im Rahmen der Vorlesung mit \u00dcbung vermittelt werden.<\/p>\n<h3>Rechnerarchitekturen<\/h3>\n<p><strong>Dozent:<\/strong><abbr> Prof. <abbr title=\"Doktor\">Dr.<\/abbr> Bernd Klauer<\/p>\n<p><strong>Studiengang:<\/strong> Masterstudieng\u00e4nge <abbr title=\"Elektrotechnik\">ET<\/abbr>\/ <abbr title=\"Wirtschaftsingenieurwesen\">WI<\/abbr><\/p>\n<p><strong>Inhalt\/Beschreibung:<\/strong><\/p>\n<p>Rechnerarchitekturen &#8230;ist eine Wahlvorlesung f\u00fcr Studentinnen und Studenten der Elektrotechnik und des Wirtschaftsingenieurwesens. Vermittelt werden Kenntnisse \u00fcber den Aufbau von sequenziellen und parallelen Rechenanlagen.<\/p>\n<ul>\n<li>Grundlagen<\/li>\n<li>Unterscheidungsmerkmale und Klassifikation von Recherarchitekturen<\/li>\n<li>Die klassische von Neumann-Maschine<\/li>\n<li>Parallelarbeit<\/li>\n<li>RISC-Architekturen<\/li>\n<li>Synchrone Architekturen<\/li>\n<li>MIMD-Architekturen<\/li>\n<li>Datenflu\u00dfrechner<\/li>\n<\/ul>\n<h3>Eingebettete Systeme<\/h3>\n<p><strong>Dozent:<\/strong> <abbr title=\"Doktor\">Dr.<\/abbr> Jan Haase<\/p>\n<p><strong>Studiengang:<\/strong> Masterstudieng\u00e4nge <abbr title=\"Elektrotechnik\">ET<\/abbr>\/ <abbr title=\"Wirtschaftsingenieurwesen\">WI<\/abbr><\/p>\n<p><strong>Termin:<\/strong> Fr\u00fchjahrstrimester<\/p>\n<p><strong>Inhalte:<br \/>\n<\/strong><\/p>\n<ul>\n<li>Grundlagen<\/li>\n<li>Merkmale und Klassifikation von Rechnern<\/li>\n<li>Die klassische Von-Neumann-Maschine<\/li>\n<li>Parallelrechner<\/li>\n<li>Prozessor-Architekturen<\/li>\n<li>Spezifikation Eingebetteter Systeme<\/li>\n<li>Entwurf Eingebetteter Systeme<\/li>\n<li>Hardware-\/Software-CoDesign<\/li>\n<\/ul>\n<h3>Logischer Entwurf Digitaler Systeme III<\/h3>\n<p><strong>Dozent:<\/strong> AkadOR <abbr title=\"Doktor Ingenieur\">Dr.-Ing.<\/abbr> Marcel Eckert<\/p>\n<p><strong>Studiengang:<\/strong> Masterstudieng\u00e4nge der <abbr title=\"Fakult\u00e4t\">Fak.<\/abbr> <abbr title=\"Elektrotechnik\">ET<\/abbr><\/p>\n<p><strong>Inhalt\/Beschreibung:<\/strong><\/p>\n<p style=\"padding-left: 30px\">Simulation digitaler Systeme<br \/>\n\u2022 2-,3-,4- und 9-wertige Logikmodelle<br \/>\n\u2022 Modellierung von Zeitverhalten<br \/>\n\u2022 Simulationsverfahren<\/p>\n<p style=\"padding-left: 30px\">FPGAs<br \/>\n\u2022 Grundlegender Aufbau<br \/>\n\u2022 Standardbausteine innerhalb eines FPGAs<br \/>\n\u2022 Verbindungsnetzwerke<br \/>\n\u2022 Schritte in der Technologieabbildung VHDL &#8211; FPGA<\/p>\n<p style=\"padding-left: 30px\">Taktmanagement<br \/>\n\u2022 Taktgenerierung innerhalb des FPGAs<br \/>\n\u2022 Laufzeitverhalten von digitalen Schaltungen<br \/>\n\u2022 Clock-Domain-Crossing Synthesefreundlicher Entwurf<br \/>\n\u2022 Synthesefreundlicher Automatenentwurf<br \/>\n\u2022 Verwendung von IP-Cores<\/p>\n<p style=\"padding-left: 30px\">High-Level-Synthese<br \/>\n\u2022 Von C zu VHDL<\/p>\n<p>&nbsp;<\/p>\n<p>&nbsp;<\/p>\n","protected":false},"excerpt":{"rendered":"<p>Software Engineering&#8220; class=&#8220;out Dozent: Prof. Dr. phil. nat. Bernd Klauer Studiengang: Masterstudieng\u00e4nge der Elektrotechnik Mit der steigenden Komplexit\u00e4t von Software-Systemen bereits Ende der 60-er Jahre des vergangenen Jahrhunderts hat sich [&hellip;]<\/p>\n","protected":false},"author":53,"featured_media":0,"parent":0,"menu_order":0,"comment_status":"closed","ping_status":"closed","template":"","meta":{"footnotes":""},"categories":[],"tags":[],"class_list":["post-498","page","type-page","status-publish","hentry"],"_links":{"self":[{"href":"https:\/\/www.hsu-hh.de\/ti\/wp-json\/wp\/v2\/pages\/498","targetHints":{"allow":["GET"]}}],"collection":[{"href":"https:\/\/www.hsu-hh.de\/ti\/wp-json\/wp\/v2\/pages"}],"about":[{"href":"https:\/\/www.hsu-hh.de\/ti\/wp-json\/wp\/v2\/types\/page"}],"author":[{"embeddable":true,"href":"https:\/\/www.hsu-hh.de\/ti\/wp-json\/wp\/v2\/users\/53"}],"replies":[{"embeddable":true,"href":"https:\/\/www.hsu-hh.de\/ti\/wp-json\/wp\/v2\/comments?post=498"}],"version-history":[{"count":24,"href":"https:\/\/www.hsu-hh.de\/ti\/wp-json\/wp\/v2\/pages\/498\/revisions"}],"predecessor-version":[{"id":742,"href":"https:\/\/www.hsu-hh.de\/ti\/wp-json\/wp\/v2\/pages\/498\/revisions\/742"}],"wp:attachment":[{"href":"https:\/\/www.hsu-hh.de\/ti\/wp-json\/wp\/v2\/media?parent=498"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/www.hsu-hh.de\/ti\/wp-json\/wp\/v2\/categories?post=498"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/www.hsu-hh.de\/ti\/wp-json\/wp\/v2\/tags?post=498"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}